Search Results (All Fields:"sistema digital")

Resultados de la Navegación (146)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 3

Páginas:    1 2 3  siguiente › última »

  Search Relevance Visitas Descargas
Sistemas secuenciales. Biestables (5)  1.07  
Circuitos Secuenciales. Sistemas Asíncronos (30)  0.96  
Circuitos Secuenciales. Sistemas Síncronos (21)  0.96  
Sistemas secuenciales. Contadores y registros (3)  0.96  
Álvarez, L. J., Ledo, R. y Losada, A.(1970) .Sistema de enseñanza de electrónica digital práctica. .En: . ()  0.79 574 535
Pollán, T.(1970) .Electrónica digital. Un libro para su estudio. .En: . ()  0.78 549 5275
Barbacho, A., Gómez, I. y Sánchez, G.(1970) .Digital Systems Studio: herramienta para el diseño, comprobación y simulación de sistemas digitales.. .En: . ()  0.78 573 1029
Mandado, E. y Valdes, M.A.(1970) .Sistema Hipermedia de apoyo al autoaprendizaje de la Electrónica Digital. .En: . ()  0.75 574 1050
Solar Ruíz, H., Bustamante, P., del Portillo, J., Vaz, A. y Alvarado, U.(1970) .Metodología de aprendizaje en la asignatura de Sistemas Avanzados de Difusión Audiovisual. .En: . ()  0.75 596 598
Baena, C., Bellido, M.J., Parra, M.P. y Valencia, M.(1970) .Realización de un Sistema Digital: implementación sobre FPGA y testado en Laboratorio. .En: . ()  0.75 601 1306
González-Blanco García, Elena, Martínez Cantón, Clara Isabel, Martos Pérez, María Dolores y Rio Riande, Maria Gimena del (2014). La codificación informática del sistema poético medieval castellano, problemas y propuestas en la elaboración de un repertorio métrico digital: ReMetCa. En La codificación informática del sistema poético medieval castellano, problemas y propuestas en la elaboración de un repertorio métrico digital: ReMetCa (pp. -) Universidad de Navarra.  0.73 687 374
del Castillo, E.(1970) .Plataforma para la experimentación del control digital directo. .En: . ()  0.72 475 1036
Belver Fernández, Marcos. (2019). Storytelling digital personalizado en sistemas recomendadores educativos afectivos sensibles al contexto Master Thesis, Universidad Nacional de Educación a Distancia (España). Escuela Técnica Superior de Ingeniería Informática. Departamento de Inteligencia Artificial  0.70 518 359
Barriga, A., Barturone, I., Brox, P. y Sánchez-Solano, S.(1970) .Desarrollo de sistemas de procesado digital de señal sobre dispositivos programables. .En: . ()  0.70 594 1151
Meneses, J.M. y Santos, D.(1970) .Una experiencia educativa: integración de prácticas desde el laboratorio de electrónica digital hasta el diseño VLSI.. .En: . ()  0.70 532 310
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 213 58
Sistema con puertas triestado (soluc. alternativa 2) (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 281 56
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 252 56
Sistema con puertas triestado (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 273 51
Diseño de sistemas secuenciales. Contador asíncrono módulo 16 con c.i 7473. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 587 120
Diseño de sistemas secuenciales. Contador con un c.i 7474. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 659 120
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 288 61
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.70 422 65
Circuito de un sistema resuelto por el procedimiento multifuncional. (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 329 64
Circuito de un sistema resuelto por el procedimiento multifuncional. (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 362 72
Sistema con puertas triestado (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 260 65
Diseño de sistemas secuenciales (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 545 116
Diseño de sistemas secuenciales. Cronograma de funcionamiento del c.i 7473. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 594 105
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  0.70 319 55
Diseño de sistemas secuenciales. Registro de desplazamiento de 4 bits con entrada serie y salida paralelo. (Requiere Plataforma MicroCAP 9.0 ó superior)  0.70 683 122
Arriaga, J., Pescador, F. y Serrano, P.A.(1970) .Sistema para la autoevaluación de prácticas de electrónica Digital a través de Internet. .En: . ()  0.67 528 283
Perdomo, S.(1970) .Tarjeta multifunción para desarrollo e implementación de Equipos de Medida (Analizador lógico y oscilocopio digital). .En: . ()  0.67 469 582
Bellido, M.J., Chico, J.J., Guerrero, D., Millán, A., Ostua, E., Ruiz, P. y Villar J.I.(1970) .Análisis del comportamiento de la videoconsola Atari 2600 como sistema digital real basado en microprocesador en el laboratorio de electrónica. .En: . ()  0.66 637 1411
Barrero, F., Gallardo, S., Lillo, J. y Toral, S.(1970) .Diseño de sistemas electrónicos digitales basados en el procesador TMS320C3X de Texas Instruments. una visión práctica.. .En: . ()  0.64 1010 1080
Artigas, J.I., Barragán, L.A. y Orrite, C.(1970) .Libro aplicaciones y problemas de electrónica digital. .En: . ()  0.63 780 2091
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 342 78
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 360 76
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 346 52
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 370 90
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  0.63 389 75
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..1 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 376 73
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 339 57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..1 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 330 74
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..3 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 314 74
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..4 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 375 72
Diseño por el método de los sistemas secuenciales síncronos de un circuito con biestables JK para que se controle una secuencia especificada..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 373 81
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 341 69
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 341 67
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad..2 (Requiere Plataforma MicroCAP 9.0 ó superior)  0.63 325 57
Diseño por el método de los sistemas secuenciales síncronos y con biestables JK el control de velocidad. (Requiere Plataforma OrCAD 9.1 ó superior)  0.63 299 69

Página 1 de 3

Páginas:    1 2 3  siguiente › última »